排序方式: 共有21条查询结果,搜索用时 15 毫秒
1.
在乌尔逊凹陷识别出四个区域性构造层序界面即T5、T3、T04、T02,将控陷发育阶段按构造层划分成三期:断陷期、断-坳转换期、坳陷-萎缩期.本次三维地震资料的重新解释得出,断陷期乌西控陷断层并非是一条南北向断层,而是由多条呈雁列展布的北东向断层组成,整条雁列式断裂带呈南北向展布;断一坳期则由多条近南北向控陷断层链接构成一条断裂. 相似文献
2.
优化顶层互连线性能已成为超深亚微米片上系统(SOC)设计的关键.本文提出了适用于多个工艺节点的串扰约束下顶层互连线性能的优化方法.该方法由基于分布RLC连线模型的延迟串扰解析公式所推得.通过HSPICE仿真验证,对当前主流工艺(90nm),此优化方法可令与芯片边长等长的顶层互连线(23.9mm)的延时减小到182ps,数据总线带宽达到1.43 GHz/ μ m,近邻连线峰值串扰电压控制在0.096Vdd左右.通过由本方法所确定的各工艺节点下的截面参数和性能指标,可合理预测未来超深亚微米工艺条件下顶层互连线优化设计的发展趋势. 相似文献
3.
为解决冷却塔风机传动轴运行过程中断裂甩出的问题,在分析传动轴断裂现象及原因的前提下,提出了在联轴器上安装扇形片,以槽型光电开关为信号采集元件,以可编程控制器为信号处理元件的传动轴断裂监控新方法;利用槽式光电开关反应速度快,不受环境光影响的特点,提高监测的精准性;利用交错的扇形片相互旋转时夹角缝隙对旋转角度的放大作用,将联轴器细微错位放大,提高系统监控的灵敏性;监测系统实现了对传动轴断裂的预先判断,程序控制风机停机报警,保护传动轴及相关设施。 相似文献
4.
为减小共源线噪声对NAND闪存读可靠性的影响,设计了一种可实现C/F(Coarse/Fine)读取操作的页缓存器电路,并设计实现了适用于此电路的C/F读取算法,显著减小了共源线噪声.该算法通过两次子读感应读取存储单元,在第一次子读感应中分辨出阈值电压较低的存储单元并标记在页缓存器中,使其不再进行第二次子读感应,从而减小共源线噪声引起的阈值偏移.电路仿真计算表明,该支持C/F读取算法的页缓存器结构能够减小阈值偏移至少495.6mV,有效提高了NAND闪存读操作的精确性. 相似文献
5.
实现快速、低功耗以及节省面积的乘法器对高性能微处理器 (例如 DSP和 RISC)而言是至关重要的。文中详尽论述了新型的增强型多输出多米诺逻辑 ( EMODL)及其 n-MOS赋值树的尺寸优化方法 ,并用它实现了高速低功耗 2 0× 2 0 bit流水线乘法器。最后 ,通过 HSPICE仿真 ,确认了该乘法器结构的优越性 :流水线等待时间小 ( 2倍于系统时钟 )、运算速度高 ( 10 0 MOPS)以及低功耗 ( 2 3 .94m W) 相似文献
6.
从建筑电气系统研究现状、应用前景以及故障诊断方法等方面进行阐述;介绍信号分析、解析模型和人工智能算法三大类中用于解决建筑电气系统故障诊断的典型算法;综述三类方法在故障诊断中的模型选择、学习算法和实际应用等方面的研究进展;探讨信号分析、解析模型和人工智能算法在建筑电气系统故障诊断中的理论分析,以及待解决的问题和未来的发展前景等。 相似文献
7.
8.
由于3D NAND闪存芯片面积较大,其电源分布网络庞大、复杂,既需要满足多个块(block)并行读写时所需的600 mA峰值电流要求,也需要满足芯片在待机状态下的低功耗要求-针对以上问题,设计了一种为3D NAND闪存芯片进行供电的无片外电容的分布式功率级LDO电路.通过设计Active和Standby两种工作模式下的... 相似文献
9.
为改善数据保持干扰和编程干扰对NAND闪存可靠性的影响,提出了一种新的奇偶位线块编程补偿算法。该算法利用编程干扰效应来补偿由数据保持引起的阈值漂移,修复NAND闪存因数据保持产生的误码,提高了NAND闪存的可靠性。将该算法应用于编程擦除次数为3k次的1x-nm MLC NAND闪存。实验结果表明,在数据保持时间为1年的条件下,与传统奇偶交叉编程算法相比,采用该补偿算法的NAND闪存的误码降低了93%;与读串扰恢复算法相比,采用该补偿算法的NAND闪存的误码下降了38%。 相似文献
10.
根据异步组合电路的特点,本章在传统的工艺映射算法的分解和覆盖两个步骤之间引进了新的一步-“延时再优化”,采用NAND3-Rotation的方法实现,对分解后网表的平均延时进行优化.在标准测试电路上的测试结果表明引进延时再优化能给异步电路的平均延时带来6~25%的改进。 相似文献