首页 | 本学科首页   官方微博 | 高级检索  
文章检索
  按 检索   检索词:      
出版年份:   被引次数:   他引次数: 提示:输入*表示无穷大
  收费全文   64篇
  免费   17篇
  国内免费   85篇
轻工业   1篇
无线电   142篇
自动化技术   23篇
  2017年   1篇
  2016年   2篇
  2015年   8篇
  2014年   6篇
  2013年   4篇
  2012年   9篇
  2011年   14篇
  2010年   17篇
  2009年   19篇
  2008年   10篇
  2007年   14篇
  2006年   14篇
  2005年   6篇
  2004年   17篇
  2003年   9篇
  2002年   5篇
  2001年   7篇
  2000年   3篇
  1999年   1篇
排序方式: 共有166条查询结果,搜索用时 15 毫秒
91.
彭云  李春梅  任俊彦 《微电子学》1999,29(2):73-77,82
给出了基于自偏置技术的电荷泵锁相环电路,压控振荡器的工作频率动态地建立了电路内部所有的偏置电压和电流,从而实现了固定衰减因子,固定环路带宽与工作频率之比,这二者由电容的比率决定,极大地实现了电路设计的工艺无关性,同时也得到了小的相位抖动,最后,对这种锁相环的稳定性进行了一定的分析。  相似文献   
92.
基于线性代数的基本原理和线性分组码的结构特点,提出了能准确计算QC LDPC码最小汉明距离的方法,并对计算复杂度进行估计;然后针对QC LDPC码的结构特点,对其校验矩阵进行改善,以增大码字的最小汉明距离,从而得到更好的译码性能.其中,计算最小汉明距离的方法同样适用干普通的线性分组码.  相似文献   
93.
本文介绍了一个1V 3阶单比特连续时间Sigma-Delta(ΣΔ)调制器。该调制器采用SMIC 0.13um工艺,应用有源RC积分电路实现环路滤波器。本文提出并验证了一种连续时间Sigma-Delta调制器电路设计方法,电路设计效率大大提高。通过使用二级Class A/AB 运算放大器实现了调制器的低功耗性能。本文设计的调制器采用128倍的过采样率,在20K Hz的信号带宽内实现了91.22dB SNDR. 调制器工作在1V电源电压下,总的功耗只有60uW,而且有源芯片面积只有0.12mm2.  相似文献   
94.
A 3.1-4.8 GHz CMOS receiver for MB-OFDM UWB   总被引:1,自引:1,他引:0  
An integrated fully differential ultra-wideband CMOS receiver for 3.1-4.8 GHz MB-OFDM systems is presented. A gain controllable low noise amplifier and a merged quadrature mixer are integrated as the RF front-end. Five order Gm-C type low pass filters and VGAs are also integrated for both I and Q IF paths in the receiver. The ESD protected chip is fabricated in a Jazz 0.18μm RF CMOS process and achieves a maximum total voltage gain of 65 dB, an AGC range of 45 dB with about 6 dB/step, an averaged total noise figure of 6.4 to 8.8 dB over 3 bands and an in-band IIP3 of-5.1 dBm. The receiver occupies 2.3 mm2 and consumes 110 mA from a 1.8 V supply including test buffers and a digital module.  相似文献   
95.
周立人  罗磊  叶凡  许俊  任俊彦 《半导体学报》2009,30(11):115007-5
This paper presents a 12-bit 100 MS/s CMOS pipelined analog-to-digital converter (ADC) with digital background calibration. A large magnitude calibration signal is injected into the multiplying digital-to-analog converter (MDAC) while the architecture of the MDAC remains unchanged. When sampled at 100 MS/s, it takes only 2.8 s to calibrate the 12-bit prototype ADC and achieves a peak spurious-free dynamic range of 85 dB and a peak signal-to-noise plus distortion ratio of 66 dB with 2 MHz input. Integral nonlinearity is improved from 1.9 to 0.6 least significant bits after calibration. The chip is fabricated in a 0.18μm CMOS process, occupies an active area of 2.3 × 1.6 mm^2, and consumes 205 mW at 1.8 V.  相似文献   
96.
This paper describes a divide-by-two injection-locked frequency divider (ILFD) for frequency synthesizers as used in multiband orthogonal frequency division multiplexing (OFDM) ultra-wideband (UWB) systems. By means of dual-injection technique and other conventional tuning techniques, such as DCCA and varactor tuning, the divider demonstrates a wide locking range while consuming much less power. The chip was fabricated in the Jazz 0.18μm RF CMOS process. The measurement results show that the divider achieves a locking range of 4.85 GHz (6.23 to 11.08 GHz) at an input power of 8 dBm. The core circuit without the test buffer consumes only 3.7 mA from a 1.8 V power supply and has a die area of 0.38×0.28 mm^2. The wide locking range combined with low power consumption makes the ILFD suitable for its application in UWB systems.  相似文献   
97.
DLL可以产生精确的延迟效果而不受环境和工艺条件的影响 ,因而常用来生成稳定的延迟或多相位的时钟信号。文中介绍了延迟锁相环的结构 ,设计了 CMOS工艺 DLL具体电路 ,着重分析了新型的伪差分结构延迟单元 ,它可使设计简单而且单位延迟时间的选择更加灵活。文中还对 DLL在高速以太网发送电路中的应用作了具体的设计和仿真 ,运用 DLL使发送数据的上升、下降时间精确地控制在 4ns± 1 ns的范围内  相似文献   
98.
本文介绍了一种应用于可移动式生物电势测量系统的连续可变增益/带宽的模拟前端电路设计。本模拟前端可以对不同类型的生物电势信号进行放大和整形。为了优化电路功耗和简化电路结构,模拟前端只采用了两级放大电路。此外,对于关键晶体管的设计使电路不再需要斩波电路。系统的等效输入噪声为1.19μVrms (0.48-200Hz). 芯片在SMIC 0.18μm 工艺下进行流片。测试结果显示,虽然芯片的功耗在3V的电压下功耗只有32.1μW ,但却能成功地抓取到生物电势信号。  相似文献   
99.
一种应用于6-9GHz UWB系统的低噪声CMOS射频前端设计   总被引:2,自引:2,他引:0  
周锋  高亭  兰飞  李巍  李宁  任俊彦 《半导体学报》2010,31(11):115009-5
本文介绍了一种应用于6-9 GHz超宽带系统的全集成差分CMOS射频前端电路设计。在该前端电路中应用了一种电阻负反馈形式的低噪声放大器和IQ两路合并结构的增益可变的折叠式正交混频器。芯片通过TSMC 0.13µm RF CMOS工艺流片,含ESD保护电路。经测试得该前端电路大电压增益为23~26dB,小电压增益为16~19dB;大增益下前端电路平均噪声系数为3.3-4.6dB,小增益下的带内输入三阶交调量(IIP3)为-12.6dBm。在1.2V电压下,消耗的总电流约为17mA。  相似文献   
100.
详细分析了影响高精度流水线A/D转换器性能的主要误差,并用数学表达式来具体描述.这些误差是模块噪声、恒定余量增益误差、非恒定余量增益误差、放大器不完全建立误差.在误差分析的基础上,研究了系统设计指标的确定方法,像如何确定各模块的采样电容与模块间电容缩小比例,以及如何确定各模块中放大器的增益、带宽、摆率等.  相似文献   
设为首页 | 免责声明 | 关于勤云 | 加入收藏

Copyright©北京勤云科技发展有限公司  京ICP备09084417号