排序方式: 共有23条查询结果,搜索用时 375 毫秒
1.
概述了第三代移动通信系统的研究、发展及标准化过程、介绍了截止1998年6月底各地区组织向国际电联(ITU)提交的最新无线传输技术候选方案,对其中引人注目的宽带CDMA方案的技术优点与特性进行了论述。 相似文献
2.
3.
采用SMIC 0.18 μm 1P6 M RF CMOS工艺设计了一个4.8 GHz LC压控振荡器,该压控振荡器应用于无线传感SoC芯片射频前端频率综合器中.电路核心采用带电阻反馈的差分负阻结构,因此具有良好的相位噪声性能;2bit的开关电容阵列进一步提高了电路的调谐范围;共源级输出缓冲提供了较好的反向隔离度.所设计的芯片版图面积为600 μm×475μm.在电源电压为1.8 V时,后仿真结果表明,电路调谐范围最高可达40%,有效地补偿了工艺角偏差;在4.95 GHz处,后仿真测得的相位噪声为-125.3 dBc/Hz @ 3 MHz,优于系统要求5.3 dB;核心电路工作电流约5.2 mA. 相似文献
4.
5.
正This paper presents a wideband low noise amplifier(LNA) for multi-standard radio applications.The low noise characteristic is achieved by the noise-canceling technique while the bandwidth is enhanced by gateinductive -peaking technique.High-frequency noise performance is consequently improved by the flattened gain over the entire operating frequency band.Fabricated in 0.18μm CMOS process,the LNA achieves 2.5 GHz of -3 dB bandwidth and 16 dB of gain.The gain variation is within±0.8 dB from 300 MHz to 2.2 GHz.The measured noise figure(NF) and average HP3 are 3.4 dB and -2 dBm,respectively.The proposed LNA occupies 0.39 mm2 core chip area.Operating at 1.8 V,the LNA drains a current of 11.7 mA. 相似文献
6.
介绍了一种采用SMIC 0.18μm RFCMOS 工艺,设计了一种应用于2.4GHz无线传感器网络SoC芯片的射频发射机上混频器模块电路单元,其中转换增益为-6.3 dB,输入1 dB压缩点为-4.6 dBm.工作电压为1.8 V,功耗为5.4 mW,工作频率范围为2.4~2.483 5 GHz,工作温度范围为-20~+80℃低功耗的上混频器.上混频器芯片的面积为0.56 mm2. 相似文献
7.
简要介绍了宽带无线接入IEEE802.16a标准,重点研究并用计算机仿真方法比较了几种基于OFDM的信道估计算法在固定无线信道下的性能。结果表明LS算法比较适合固定宽带无线信道。 相似文献
8.
9.
10.