排序方式: 共有4条查询结果,搜索用时 15 毫秒
1
1.
由于仿真工具本身及外部一些因素的限制,在特征化时序库时不可能产生出与理想器件完全一致的时序库延时计算模型。为了建立更为精确的延时计算模型,cadence将多输入引脚电容模型与规范化驱动波形的概念引入到有效电流源模型。文中通过使用时序分析工具对时序库进行关键路径仿真,并将分析结果与Spectre仿真结果进行对比,研究在ECSM中标准单元的接收端建立多输入引脚电容模型所带来的时序差异,以及NDW对延迟计算精度的影响。研究表明,ECSM 库若同时结合pin-cap与NDW的使用,将会更有利于延迟的精确计算,从而得到更为实际的时序分析结果。 相似文献
2.
研究了一种压阻式三轴高g加速度计的霍普金森杆法测试实验及其数据处理方法。被测加速度计安装于标定杆的端部,从高压气舱中射出的子弹高速撞击标定杆,所产生的冲击以应力波的形式在标定杆中传播,并可以通过安装在杆中部的应变计记录。通过比较应变计的输出和加速度计输出的积分,可以计算得出被测加速度计的灵敏度。利用这种标定方法,测试了一种压阻式单片集成三轴高g加速度计的Z轴单元和X轴单元的灵敏度,测试结果分别为(2.18 μV/g)/5 V和(2.15 μV/g)/5 V。这一测试结果与利用自由落杆测试系统得出的测试结果基本吻合,表明本文所采用的测试系统及实验数据处理方法是可信的。 相似文献
3.
前导0检测(LZD)是浮点加法运算的关键步骤,设计高速的前导0检测算法对提高浮点加法器性能具有重要意义。本文针对64位高性能微处理器浮点运算部件的应用需求,设计并实现了两种基于FFO的前导0检测算法,并对其进行了分析比较。综合结果表明,改进的并行LZD算法具有更高的检测性能,并且通过提前计算出规格化字节移位量,将前导0检测和规格化中的粗粒度移位并行化,进一步减少了整个浮点运算部件的延迟。 相似文献
4.
1